Kontaktieren Sie uns

Persönliche Angaben

Bitte geben Sie Ihren Vornamen an.
Bitte geben Sie Ihren Nachnamen an.
* erforderlich

Ihr Anliegen

Bitte geben Sie eine Nachricht ein.
Bitte wählen Sie einen Empfänger aus.

Nachricht senden

Ihre Anfrage wurde erfolgreich versendet.
Weitere Nachricht senden.

Hallenplan

Bitte wählen Sie einen Stand aus.

Hintermättlistrasse 1
CH-5506 Mägenwil
Schweiz

Telefon / Fax: anzeigen
Telefon: +41 56 485 91 91
Fax: +41 56 485 91 95

Link teilen

Empfehlen

Weiterempfehlen von Allegro Sigrity SI

Trennen Sie mehrere E-Mail-Adressen durch ein Komma voneinander. Die Empfänger erhalten einen Link zu dieser Plattform.

Bitte geben Sie einen gültigen Empfänger an.
Bitte geben Sie eine gültige E-Mail-Adresse ein.
Bitte geben Sie eine Nachricht ein.
* erforderlich
Ihre Empfehlung wurde erfolgreich versendet.
Weitere Nachricht senden.

Produktbeschreibung

Allegro Sigrity SI

Die Produktfamilie Allegro Sigrity enthält Signal- und Power-Integritäts-Simulationswerkzeuge für Leiterplatten und IC-Packages. Die Allegro Sigrity Produkte basieren auf der Allegro Datenbasis und können ohne Datenübersetzung direkt aus dem Allegro PCB , SiP oder Packaging Tool gestartet werden. Designänderungen werden schnell on-the-fly verifiziert. Bei der integrierten Lösung sind die Modelle und Designregeln in der Datenbasis der Leiterplatte gespeichert. Die Sigrity Produkte stehen aber auch als Stand-Alone Lösungen zur Verfügung und können dann Daten von Mentor Graphics, Zuken oder Altium einlesen und simulieren.

Die Power Aware Signal Integrity Lösung kann für Speichermodule (z.B. DDR3) oder für Multi Gigabit Serial Link Schnittstellen (z.B. PCI Express) verwendet werden. Dabei werden Algorithmic Transceiver Modelle unterstützt. Die Simulationsverfahren beruhen auf 3D Vollwellen Feldlösern. Die patentierten Berechnungsverfahren ermöglichen exakte Ergebnisse bereits nach kurzer Rechenzeit. Damit sind auch genaue Vorhersagen über Bit Error Rates (BER) möglich. Die Ergebnisse der Powerintegritätsanalyse haben Sign-Off-Qualität. Gekoppelte differentielle Signale und Netze, die über diskrete Bauteile hinwegführen (x-nets), werden automatisch erkannt, extrahiert und analysiert. Allegro Sigrity SI versteht elektrische Strukturen aus mehreren beteiligten Netzen. Die Simulation kann aus dem Schaltplan bzw. dem PCB Editor erfolgen und die Ergebnisse werden in die gemeinsame Datenbasis geschrieben.

Übersicht über die Allegro Sigrity Produkte:
 
  • Allegro Sigrity SI Base (PA5700)
  • Allegro Sigrity Power Aware SI Option (SIGR915)
  • Allegro Sigrity System Serial Link Option (SIGR935)
  • Allegro Sigrity Package Assessment and Extraction Option (SIGR945)
  • Sigrity Power Integrity Suite (SIGR921)

Weitere Eigenschaften
 
  • Elektrisches Übersprechen kann vorherbestimmt werden und in designabhängigen Crosstalk-Tabellen gespeichert werden. Diese können als Unterstützung für das interaktive und automatische Routen verwendet werden und helfen so die Anzahl der Lagen zu reduzieren
  • Mit dem Design Link können mehrere unterschiedliche Designs in einer gemeinsamen Simulation miteinander kombiniert werden. Dies können mehrere Leiterplatten sein, oder auch Allegro Designinformationen über IC-Packages. Eine Simulation kann vom Treiber über IC-Packages, Leiterplatten und Steckverbinder die komplette Signalstrecke analysieren
  • Allegro Sigrity SI unterstützt IO Verhaltensmodelle sogenannte AMI-Modelle
  • Cadence bietet eine Ressourcen Bibliothek auf ihrer Webseite mit technischen Dokumenten, Design-in IP (z.B. PCI Express oder DDR3)